Initial value:
Definition at line 106 of file AArch64AdvSIMDScalarPass.cpp.
Referenced by llvm::AArch64CallLowering::AArch64CallLowering(), llvm::AliasSetTracker::add(), addCalleeSavedRegs(), llvm::MachineInstr::addImplicitDefUseOperands(), llvm::RegsForValue::AddInlineAsmOperands(), llvm::MachineBasicBlock::addLiveIn(), llvm::MachineFunction::addLiveIn(), llvm::addLiveIns(), llvm::LiveVariables::addNewBlock(), llvm::GISelInstProfileBuilder::addNodeIDMachineOperand(), addRegsToSet(), llvm::X86FrameLowering::adjustForHiPEPrologue(), llvm::ARMFrameLowering::adjustForSegmentedStacks(), llvm::SITargetLowering::AdjustInstrPostInstrSelection(), llvm::SIMachineFunctionInfo::allocateSGPRSpillToVGPR(), allPhiOperandsUndefined(), llvm::AMDGPUInstructionSelector::AMDGPUInstructionSelector(), llvm::LiveRangeEdit::anyRematerializable(), llvm::RegisterBankInfo::applyDefaultMapping(), llvm::HexagonFrameLowering::assignCalleeSavedSpillSlots(), llvm::rdf::DataFlowGraph::build(), buildEXP(), llvm::LiveRangeEdit::calculateRegClassAndHint(), llvm::calculateSpillWeightsAndHints(), callHasRegMask(), canCompareBeNewValueJump(), canFoldCopy(), llvm::AArch64InstrInfo::canInsertSelect(), llvm::SystemZInstrInfo::canInsertSelect(), llvm::SIInstrInfo::canInsertSelect(), llvm::PPCInstrInfo::canInsertSelect(), llvm::X86InstrInfo::canInsertSelect(), canInstrSubstituteCmpInstr(), canMoveInstsAcrossMemOp(), llvm::X86RegisterInfo::canRealignStack(), llvm::ARMBaseRegisterInfo::canRealignStack(), canTurnIntoCOPY(), CC_MipsO32_FP64(), llvm::dwarf::CFIProgram::CFIProgram(), llvm::dwarf::FrameEntry::cfis(), changeFCMPPredToAArch64CC(), checkFunctionMemoryAccess(), llvm::SplitAnalysis::clear(), CombineCVTAToLocal(), computeBranchTargetAndInversion(), llvm::HexagonBlockRanges::computeDeadMap(), llvm::computeLiveIns(), computeLiveOuts(), computeValueLLTs(), computeWeight(), llvm::InstructionSelector::constrainOperandRegToRegClass(), llvm::constrainSelectedInstRegOperands(), llvm::LivePhysRegs::contains(), llvm::PPCInstrInfo::convertToImmediateForm(), llvm::SystemZInstrInfo::convertToThreeAddress(), llvm::WebAssemblyInstrInfo::copyPhysReg(), llvm::NVPTXInstrInfo::copyPhysReg(), llvm::createAArch64ConditionOptimizerPass(), createBBSelectReg(), llvm::createBPFbeMCCodeEmitter(), llvm::LiveRangeEdit::createFrom(), llvm::createGreedyRegisterAllocator(), llvm::AMDGPUTargetLowering::CreateLiveInRegister(), createPHIsForCMOVsInSinkBB(), createPHIsForSelects(), llvm::createR600ISelDag(), llvm::createR600MCCodeEmitter(), llvm::createRegUsageInfoCollector(), llvm::createSIAddIMGInitPass(), llvm::createSIFixWWMLivenessPass(), llvm::createSIWholeQuadModePass(), llvm::HexagonInstrInfo::createVR(), llvm::createX86FixupSetCC(), llvm::createX86OptimizeLEAs(), llvm::RegPressureTracker::decreaseRegPressure(), llvm::XCoreFrameLowering::determineCalleeSaves(), llvm::ARMFrameLowering::determineCalleeSaves(), llvm::AArch64FrameLowering::determineCalleeSaves(), llvm::HexagonFrameLowering::determineCalleeSaves(), llvm::TargetFrameLowering::determineCalleeSaves(), doCandidateWalk(), doesIgnoreDataTypeSuffix(), llvm::VirtRegMap::dump(), dumpLocation(), dumpMachineInstrRangeWithSlotIndex(), llvm::WebAssemblyRegisterInfo::eliminateFrameIndex(), llvm::RISCVRegisterInfo::eliminateFrameIndex(), llvm::HexagonRegisterInfo::eliminateFrameIndex(), llvm::SIRegisterInfo::eliminateFrameIndex(), llvm::AArch64FrameLowering::emitCalleeSavedFrameMoves(), llvm::X86FrameLowering::emitCalleeSavedFrameMoves(), emitClzero(), llvm::PPCTargetLowering::emitEHSjLjLongJmp(), llvm::PPCTargetLowering::emitEHSjLjSetJmp(), emitEncodingByte(), llvm::SIFrameLowering::emitEntryFunctionPrologue(), llvm::WebAssemblyFrameLowering::emitEpilogue(), EmitHiLo(), emitIndirectDst(), emitIndirectSrc(), llvm::R600TargetLowering::EmitInstrWithCustomInserter(), llvm::SITargetLowering::EmitInstrWithCustomInserter(), llvm::ARMTargetLowering::EmitInstrWithCustomInserter(), llvm::MipsTargetLowering::EmitInstrWithCustomInserter(), llvm::X86TargetLowering::EmitInstrWithCustomInserter(), emitPostSt(), llvm::Thumb1FrameLowering::emitPrologue(), llvm::Mips16FrameLowering::emitPrologue(), llvm::MipsSEFrameLowering::emitPrologue(), llvm::XCoreFrameLowering::emitPrologue(), llvm::ARMFrameLowering::emitPrologue(), llvm::ARCFrameLowering::emitPrologue(), llvm::SystemZFrameLowering::emitPrologue(), llvm::WebAssemblyFrameLowering::emitPrologue(), llvm::PPCFrameLowering::emitPrologue(), emitXBegin(), llvm::PressureDiff::end(), llvm::LiveRangeEdit::eraseVirtReg(), llvm::InstructionSelector::executeMatchTable(), llvm::HexagonInstrInfo::expandPostRAPseudo(), llvm::CallLowering::ValueHandler::extendRegister(), extractRsrcPtr(), llvm::LegalizerHelper::fewerElementsVector(), llvm::SITargetLowering::finalizeLowering(), llvm::SMSchedule::finalizeSchedule(), llvm::findPHICopyInsertPoint(), findPotentialBlockers(), findScratchNonCalleeSaveRegister(), findStartOfTree(), fixupGlobalSaddr(), forceReg(), llvm::RegScavenger::forward(), llvm::TargetInstrInfo::genAlternativeCodeSequence(), llvm::ARMAsmBackendDarwin::generateCompactUnwindEncoding(), GetAEABIUnwindPersonalityName(), getAllSGPRs(), getARClassRegisterMask(), llvm::HexagonFrameLowering::getCalleeSavedSpillSlots(), llvm::FunctionLoweringInfo::getCatchPadExceptionPointerVReg(), getCIEVersion(), getCompareCC(), getComparePred(), getConstant(), llvm::SIRegisterInfo::getConstrainedRegClassForOperand(), getDepthOfOptCmov(), llvm::ConnectedVNInfoEqClasses::getEqClass(), llvm::ARMTargetLowering::getExceptionSelectorRegister(), getFoldableImm(), getFPReg(), llvm::X86AsmInstrumentation::GetFrameRegGeneric(), llvm::R600InstrInfo::getIndirectIndexBegin(), llvm::AMDGPURegisterBankInfo::getInstrAlternativeMappings(), llvm::X86RegisterBankInfo::getInstrAlternativeMappings(), llvm::AArch64RegisterBankInfo::getInstrAlternativeMappings(), llvm::ARMRegisterBankInfo::getInstrMapping(), llvm::AMDGPURegisterBankInfo::getInstrMapping(), llvm::AArch64RegisterBankInfo::getInstrMapping(), llvm::RegisterBankInfo::getInstrMappingImpl(), getLit64Encoding(), getLiveLanesAt(), llvm::dwarf::FDE::getLSDAAddress(), llvm::dwarf::CIE::getLSDAPointerEncoding(), getMFHiLoOpc(), getMopState(), llvm::RegisterBankInfo::OperandsMapper::getMRI(), llvm::SIScheduleDAGMI::getMRI(), getNextRegister(), getNumAllocatableRegsForConstraints(), llvm::GCNRegPressure::getOccupancy(), getOffsetFromIndices(), getOModValue(), getOpenCLAlignment(), llvm::PPCInstrInfo::getOperandLatency(), llvm::SIInstrInfo::getOpRegClass(), llvm::X86GenRegisterBankInfo::getPartialMappingIdx(), llvm::ARMBaseInstrInfo::getPredicate(), llvm::MachineFrameInfo::getPristineRegs(), getReassignedChan(), llvm::SystemZRegisterInfo::getRegAllocationHints(), llvm::ARMBaseRegisterInfo::getRegAllocationHints(), llvm::TargetRegisterInfo::getRegAllocationHints(), llvm::SystemZMC::getRegAsVR128(), llvm::RegisterBankInfo::getRegBank(), getRegClassForUnfoldedLoad(), llvm::FastISel::getRegForValue(), llvm::LanaiInstrInfo::getRegisterInfo(), llvm::getRegSubRegPair(), getRetpolineSymbol(), llvm::Legalizer::getSetProperties(), getSrcFromCopy(), getSubOpcode(), getTag(), llvm::BPFTargetLowering::getTargetNodeName(), getUnderlyingObjects(), getUsedRegMask(), llvm::NVPTXAsmPrinter::getVirtualRegisterName(), llvm::PerFunctionMIParsingState::getVRegInfo(), llvm::MipsCallLowering::MipsHandler::handle(), llvm::LiveIntervals::handleMove(), llvm::LiveIntervals::handleMoveIntoBundle(), llvm::LiveVariables::HandleVirtRegDef(), llvm::LiveVariables::HandleVirtRegUse(), HandleVRSaveUpdate(), hasAnyNonFlatUseOfReg(), HasArgumentDef(), HasConditionalBranch(), llvm::RISCVFrameLowering::hasFP(), llvm::MCInstrDesc::hasImplicitUseOfPhysReg(), hasOneNonDBGUseInst(), llvm::TargetInstrInfo::hasReassociableOperands(), llvm::TargetInstrInfo::hasReassociableSibling(), llvm::TargetRegisterInfo::hasRegUnit(), hasTiedDef(), llvm::FastISel::hasTrivialKill(), hasUseAfterLoop(), hasVGPROperands(), hasVulnerableLoad(), llvm::HexagonBlockRanges::HexagonBlockRanges(), hoistAndMergeSGPRInits(), llvm::RegPressureTracker::increaseRegPressure(), llvm::RegPressureTracker::init(), INITIALIZE_PASS(), llvm::RegPressureTracker::initLiveThru(), llvm::ScheduleDAGMILive::initRegPressure(), llvm::X86FrameLowering::inlineStackProbe(), llvm::SITargetLowering::insertCopiesSplitCSR(), llvm::AArch64TargetLowering::insertCopiesSplitCSR(), llvm::PPCTargetLowering::insertCopiesSplitCSR(), insertCopy(), insertDeleteInstructions(), llvm::SIInstrInfo::insertEQ(), llvm::RISCVInstrInfo::insertIndirectBranch(), llvm::SIInstrInfo::insertIndirectBranch(), llvm::SIInstrInfo::insertNE(), llvm::AArch64InstrInfo::insertSelect(), llvm::SystemZInstrInfo::insertSelect(), llvm::PPCInstrInfo::insertSelect(), llvm::SIInstrInfo::insertSelect(), llvm::X86InstrInfo::insertSelect(), llvm::SIInstrInfo::insertVectorSelect(), instIsBreakpoint(), isConstant(), llvm::IsCPSRDead< MCInst >(), isCrossCopy(), isCVTAToLocalCombinationCandidate(), isDebug(), isDefBetween(), isEFLAGSLive(), llvm::SITargetLowering::isEligibleForTailCallOptimization(), isEqual(), isFpMulInstruction(), isFullCopyOf(), isFullUndefDef(), isImplicitlyDef(), isImplicitOperandIn(), isInstrUniform(), llvm::X86TargetLowering::isIntDivCheap(), isInvariantStore(), llvm::AMDGPU::isKernel(), isLEA(), llvm::SMSchedule::isLoopCarried(), llvm::SMSchedule::isLoopCarriedDefOfUse(), llvm::SwingSchedulerDAG::isLoopCarriedDep(), llvm::isModOrRefSet(), llvm::isModSet(), isMulPowOf2(), llvm::isMustSet(), llvm::InstructionSelector::isOperandImmEqual(), llvm::SIInstrInfo::isOperandLegal(), isPreISelGenericFloatingPointOpcode(), llvm::isPushOpcode(), isPushPop(), llvm::X86InstrInfo::isReallyTriviallyReMaterializable(), llvm::isRefSet(), llvm::MachineInstr::isRegTiedToDefOperand(), isRegUsedByPhiNodes(), IsSafeAndProfitableToMove(), llvm::SITargetLowering::isSDNodeSourceOfDivergence(), isSExtLoad(), llvm::PPCInstrInfo::isSignOrZeroExtended(), isSimpleIf(), IsSmallMemAccess(), isSortedByValueNo(), isSSA(), llvm::AArch64InstrInfo::isSubregFoldable(), llvm::X86InstrInfo::isSubregFoldable(), isSupportedType(), llvm::MCInstrAnalysis::isTerminator(), isTransformable(), llvm::SITargetLowering::isTypeDesirableForOp(), isUseSafeToFold(), llvm::AArch64LegalizerInfo::legalizeCustom(), llvm::SIInstrInfo::legalizeOperands(), llvm::SIInstrInfo::legalizeOperandsSMRD(), llvm::SIInstrInfo::legalizeOpWithMove(), llvm::SITargetLowering::legalizeTargetIndependentNode(), LLVMCreateDisasmCPUFeatures(), LLVMSetDisasmOptions(), loadM0FromVGPR(), llvm::Thumb2InstrInfo::loadRegFromStackSlot(), llvm::SIInstrInfo::loadRegFromStackSlot(), loadSRsrcFromVGPR(), llvm::WebAssemblyMCInstLower::Lower(), llvm::LegalizerHelper::lower(), llvm::ARMCallLowering::lowerCall(), llvm::HexagonTargetLowering::LowerCallResult(), llvm::AMDGPUCallLowering::lowerFormalArguments(), llvm::ARMCallLowering::lowerFormalArguments(), llvm::HexagonTargetLowering::LowerFormalArguments(), llvm::SystemZTargetLowering::LowerFormalArguments(), LowerFPToInt(), llvm::ARMCallLowering::lowerReturn(), llvm::AMDGPUCallLowering::lowerReturn(), llvm::LiveRangeEdit::Delegate::LRE_DidCloneVirtReg(), llvm::BitTracker::MachineEvaluator::MachineEvaluator(), llvm::machineFunctionIsIllegal(), llvm::LiveInterval::markNotSpillable(), llvm::LEONMachineFunctionPass::markRegisterUsed(), MatchingStackOffset(), matchPair(), matchSwap(), llvm::SIRegisterInfo::materializeFrameBaseRegister(), llvm::AArch64RegisterInfo::materializeFrameBaseRegister(), llvm::PPCRegisterInfo::materializeFrameBaseRegister(), llvm::ARMBaseRegisterInfo::materializeFrameBaseRegister(), llvm::SIInstrInfo::materializeImmediate(), mayTailCallThisCC(), llvm::MipsSEDAGToDAGISel::MipsSEDAGToDAGISel(), llvm::LegalizerInfo::moreToWiderTypesAndLessToWidest(), MoveAndTeeForMultiUse(), llvm::SIInstrInfo::moveToVALU(), needsPCRel(), needToReserveScavengingSpillSlots(), llvm::SIRegisterInfo::opCanUseInlineConstant(), llvm::VirtReg2IndexFunctor::operator()(), llvm::PressureDiffs::operator[](), optimizeCall(), llvm::LanaiInstrInfo::optimizeSelect(), llvm::ARMBaseInstrInfo::optimizeSelect(), optimizeVcndVcmpPair(), packCmovGroup(), llvm::dwarf::CFIProgram::parse(), parseCond(), populateCandidates(), llvm::HexagonInstrInfo::PredicateInstruction(), llvm::MIPrinter::print(), llvm::MachineOperand::print(), llvm::MachineBasicBlock::print(), printDwarfFileDirective(), printFPOReg(), printLivenessInfo(), llvm::HexagonBlockRanges::PrintRangeMap::PrintRangeMap(), llvm::AMDGPUInstPrinter::printRegOperand(), profitImm(), propagateLocalCopies(), DeadCodeElimination::SetQueue< T >::push_back(), readsVCCZ(), llvm::TargetInstrInfo::reassociateOps(), llvm::recomputeLivenessFlags(), RegisterMCAsmBackend< MCAsmBackendImpl >::RegisterMCAsmBackend(), llvm::TargetInstrInfo::RegSubRegPairAndIdx::RegSubRegPairAndIdx(), llvm::GISelCSEInfo::releaseMemory(), llvm::LiveVariables::VarInfo::removeKill(), removePhis(), removeRedundantBlockingStores(), llvm::PPCInstrInfo::replaceInstrWithLI(), llvm::ARMTargetLowering::ReplaceNodeResults(), rescheduleCanonically(), llvm::PPCRegisterInfo::resolveFrameIndex(), llvm::ARMFrameLowering::ResolveFrameIndexReference(), llvm::SIRegisterInfo::restoreSGPR(), llvm::UnreachableBlockElimPass::run(), runOnBasicBlock(), llvm::InstructionSelect::runOnMachineFunction(), llvm::Legalizer::runOnMachineFunction(), llvm::SelectionDAGISel::runOnMachineFunction(), llvm::VirtRegMap::runOnMachineFunction(), llvm::MachinePipeliner::runOnMachineFunction(), llvm::ExecutionDomainFix::runOnMachineFunction(), llvm::LiveVariables::runOnMachineFunction(), llvm::IRTranslator::runOnMachineFunction(), llvm::scavengeFrameVirtualRegs(), llvm::RegScavenger::scavengeRegisterBackwards(), llvm::ScheduleDAGMILive::scheduleMI(), llvm::MachineOperand::setIsDef(), llvm::GISelCSEInfo::setMF(), llvm::MachineOperand::setReg(), llvm::RegScavenger::setRegUsed(), llvm::MIRParserImpl::setupRegisterInfo(), llvm::SIInstrInfo::shouldClusterMemOps(), llvm::ARMBaseRegisterInfo::shouldCoalesce(), llvm::Thumb1FrameLowering::spillCalleeSavedRegisters(), llvm::AArch64FrameLowering::spillCalleeSavedRegisters(), llvm::X86FrameLowering::spillCalleeSavedRegisters(), llvm::PPCFrameLowering::spillCalleeSavedRegisters(), llvm::SIRegisterInfo::spillSGPR(), splitBlock(), llvm::MachineBasicBlock::SplitCriticalEdge(), splitMBB(), llvm::LiveIntervals::splitSeparateComponents(), llvm::Thumb2InstrInfo::storeRegToStackSlot(), llvm::SIInstrInfo::storeRegToStackSlot(), false::Chain::str(), subRangeLiveAt(), SwapBits(), swapMIOperands(), llvm::RegBankSelect::RepairingPlacement::switchTo(), llvm::InstructionSelector::testMIPredicate_MI(), llvm::BitTracker::trace(), tryAddToFoldList(), tryChangeVGPRtoSGPRinCopy(), llvm::CombinerHelper::tryCombineExtendingLoads(), llvm::LegalizationArtifactCombiner::tryCombineMerges(), llvm::LegalizationArtifactCombiner::tryFoldImplicitDef(), tryFoldInst(), unsupportedBinOp(), updateKillStatus(), updateLiveness(), updateOperand(), UpdateOperandRegClass(), updateOperandRegConstraints(), llvm::ScheduleDAGMILive::updatePressureDiffs(), llvm::ARMBaseRegisterInfo::updateRegAllocHint(), usedAsAddr(), llvm::PPCInstrInfo::useMachineCombiner(), llvm::MachineTraceMetrics::Ensemble::verify(), llvm::SIInstrInfo::verifyInstruction(), verifyLeafProcRegUse(), VisitGlobalVariableForEmission(), llvm::X86CallLowering::X86CallLowering(), X86ChooseCmpImmediateOpcode(), X86SelectAddress(), and llvm::GISelChangeObserver::~GISelChangeObserver().