Here is a list of all namespace members with links to the namespace documentation for each member:
- b -
- backend()
: llvm::lto
- backpropagate()
: llvm::PBQP
- bad_am_submode
: llvm::ARM_AM
- bar
: llvm::lltok
- BARRIER
: llvm::HexagonISD
- Barrier
: llvm::MCID
- BASE_MASK
: llvm::NVPTX::PTXCmpMode
, llvm::NVPTX::PTXCvtMode
- base_reloc_iterator
: llvm::object
- BASE_RELOCATION_TABLE
: llvm::COFF
- BaseAAPCS
: llvm::ARMBuildAttrs
- BaseImmOffset
: llvm::HexagonII
- BaseLongOffset
: llvm::HexagonII
- baseRegNeedsLoadStoreMask()
: llvm
- BaseRegOffset
: llvm::HexagonII
- BaseRelocationType
: llvm::COFF
- Basic
: llvm::codeview
- basic_symbol_iterator
: llvm::object
- BasicBlock
: llvm::ISD
- BBDomTree
: llvm::DomTreeBuilder
- BBOrMBB
: llvm
- BBPostDomTree
: llvm::DomTreeBuilder
- BBSideEffectsSet
: llvm
- BBUpdates
: llvm::DomTreeBuilder
- BCAST15
: llvm::AMDGPU::DPP
- BCAST31
: llvm::AMDGPU::DPP
- BCC_i64
: llvm::ARMISD
- BCTRL
: llvm::PPCISD
- BCTRL_LOAD_TOC
: llvm::PPCISD
- BDNZ
: llvm::PPCISD
- BDZ
: llvm::PPCISD
- BeforeLegalizeTypes
: llvm
- begin()
: llvm::sys::path
, llvm::yaml
- BestSizeCompression
: llvm::zlib
- BestSpeedCompression
: llvm::zlib
- BEXTR
: llvm::X86ISD
- bf_begin()
: llvm
- bf_end()
: llvm
- bf_iterator_default_set
: llvm
- BFE_I32
: llvm::AMDGPUISD
- BFE_U32
: llvm::AMDGPUISD
- BFI
: llvm::AMDGPUISD
, llvm::ARMISD
- BFIDOTGTraitsBase
: llvm
- BFM
: llvm::AMDGPUISD
- biasPhysReg()
: llvm
- BICi
: llvm::AArch64ISD
- big
: llvm::support
- big16_t
: llvm::support
- big32_t
: llvm::support
- big64_t
: llvm::support
- BigObjMagic
: llvm::COFF
- BigPIC
: llvm::PICLevel
- BinaryAnnotationsOpCode
: llvm::codeview
- BinaryIntVal
: llvm::tgtok
- BinaryOpcodes
: llvm::bitc
- BinaryStreamFlags
: llvm
- BIND_IMMEDIATE_MASK
: llvm::MachO
- bind_iterator
: llvm::object
- BIND_OPCODE_ADD_ADDR_ULEB
: llvm::MachO
- BIND_OPCODE_DO_BIND
: llvm::MachO
- BIND_OPCODE_DO_BIND_ADD_ADDR_IMM_SCALED
: llvm::MachO
- BIND_OPCODE_DO_BIND_ADD_ADDR_ULEB
: llvm::MachO
- BIND_OPCODE_DO_BIND_ULEB_TIMES_SKIPPING_ULEB
: llvm::MachO
- BIND_OPCODE_DONE
: llvm::MachO
- BIND_OPCODE_MASK
: llvm::MachO
- BIND_OPCODE_SET_ADDEND_SLEB
: llvm::MachO
- BIND_OPCODE_SET_DYLIB_ORDINAL_IMM
: llvm::MachO
- BIND_OPCODE_SET_DYLIB_ORDINAL_ULEB
: llvm::MachO
- BIND_OPCODE_SET_DYLIB_SPECIAL_IMM
: llvm::MachO
- BIND_OPCODE_SET_SEGMENT_AND_OFFSET_ULEB
: llvm::MachO
- BIND_OPCODE_SET_SYMBOL_TRAILING_FLAGS_IMM
: llvm::MachO
- BIND_OPCODE_SET_TYPE_IMM
: llvm::MachO
- BIND_SPECIAL_DYLIB_FLAT_LOOKUP
: llvm::MachO
- BIND_SPECIAL_DYLIB_MAIN_EXECUTABLE
: llvm::MachO
- BIND_SPECIAL_DYLIB_SELF
: llvm::MachO
- BIND_SYMBOL_FLAGS_NON_WEAK_DEFINITION
: llvm::MachO
- BIND_SYMBOL_FLAGS_WEAK_IMPORT
: llvm::MachO
- BIND_TYPE_POINTER
: llvm::MachO
- BIND_TYPE_TEXT_ABSOLUTE32
: llvm::MachO
- BIND_TYPE_TEXT_PCREL32
: llvm::MachO
- BindOpcode
: llvm::MachO
- BindSpecialDylib
: llvm::MachO
- BindType
: llvm::MachO
- BINOP_ADD
: llvm::bitc
- BINOP_AND
: llvm::bitc
- BINOP_ASHR
: llvm::bitc
- BINOP_LSHR
: llvm::bitc
- BINOP_MUL
: llvm::bitc
- BINOP_OR
: llvm::bitc
- BINOP_SDIV
: llvm::bitc
- BINOP_SHL
: llvm::bitc
- BINOP_SREM
: llvm::bitc
- BINOP_SUB
: llvm::bitc
- BINOP_UDIV
: llvm::bitc
- BINOP_UREM
: llvm::bitc
- BINOP_XOR
: llvm::bitc
- binOpDescriptor()
: llvm::fuzzerop
- BIT
: llvm::AArch64ISD
- Bit
: llvm::tgtok
- bit_cast()
: llvm
- BITCAST
: llvm::ISD
- Bitcast
: llvm::MCID
- BITCODE_CURRENT_EPOCH
: llvm::bitc
- BitcodeError
: llvm
- BitcodeErrorCategory()
: llvm
- BITMASK_AND_SHIFT
: llvm::AMDGPU::Swizzle
- BITMASK_MASK
: llvm::AMDGPU::Swizzle
- BITMASK_MAX
: llvm::AMDGPU::Swizzle
- BITMASK_OR_SHIFT
: llvm::AMDGPU::Swizzle
- BITMASK_PERM_ENC
: llvm::AMDGPU::Swizzle
- BITMASK_PERM_ENC_MASK
: llvm::AMDGPU::Swizzle
- BITMASK_WIDTH
: llvm::AMDGPU::Swizzle
- BITMASK_XOR_SHIFT
: llvm::AMDGPU::Swizzle
- bitreverse
: llvm::Intrinsic
- BITREVERSE
: llvm::ISD
- BitReverseTable256
: llvm
- Bits
: llvm::tgtok
- BitsToDouble()
: llvm
- BitsToFloat()
: llvm
- BL
: llvm::ARCISD
, llvm::XCoreISD
- BLENDI
: llvm::X86ISD
- BLENDV
: llvm::X86ISD
- BlockAddress
: llvm::ISD
- BlockIDs
: llvm::bitc
- BlockIDWidth
: llvm::bitc
- BLOCKINFO_BLOCK_ID
: llvm::bitc
- BLOCKINFO_CODE_BLOCKNAME
: llvm::bitc
- BLOCKINFO_CODE_SETBID
: llvm::bitc
- BLOCKINFO_CODE_SETRECORDNAME
: llvm::bitc
- BlockInfoCodes
: llvm::bitc
- BlockLatencyRegUsage
: llvm
- BlockRegUsage
: llvm
- BlockRegUsageLatency
: llvm
- BlockSizeWidth
: llvm::bitc
- blockToOffset()
: llvm::msf
- BodySampleMap
: llvm::sampleprof
- Bool
: llvm::pdb
- Boolean
: llvm
- boolOrDefault
: llvm::cl
- BORROW
: llvm::AMDGPUISD
- BOU_FALSE
: llvm::cl
- BOU_TRUE
: llvm::cl
- BOU_UNSET
: llvm::cl
- BOUND_IMPORT
: llvm::COFF
- BP_DI
: llvm::X86
- BP_SI
: llvm::X86
- bpf_load_byte
: llvm::Intrinsic
- bpf_load_half
: llvm::Intrinsic
- bpf_load_word
: llvm::Intrinsic
- bpf_pseudo
: llvm::Intrinsic
- BPFFuncInfoSize
: llvm::BTF
- BPFLineInfoSize
: llvm::BTF
- BR
: llvm::ISD
- BR2_JT
: llvm::ARMISD
- BR_CC
: llvm::BPFISD
, llvm::ISD
, llvm::LanaiISD
, llvm::MSP430ISD
- BR_CCMASK
: llvm::SystemZISD
- BR_HINT_MASK
: llvm::PPC
- BR_JT
: llvm::ARMISD
, llvm::ISD
, llvm::XCoreISD
- BR_JT32
: llvm::XCoreISD
- BR_NO_HINT
: llvm::PPC
- BR_NONTAKEN_HINT
: llvm::PPC
- BR_TAKEN_HINT
: llvm::PPC
- Branch
: llvm::MCID
- BRANCH_COND
: llvm::AMDGPUISD
- BRANCH_F
: llvm::Mips
- BRANCH_FL
: llvm::Mips
- BRANCH_INVALID
: llvm::Mips
- BRANCH_T
: llvm::Mips
- BRANCH_TL
: llvm::Mips
- BranchC
: llvm::SystemZII
- BranchCG
: llvm::SystemZII
- BranchCL
: llvm::SystemZII
- BranchCLG
: llvm::SystemZII
- BranchCT
: llvm::SystemZII
- BranchCTG
: llvm::SystemZII
- BranchFolderPassID
: llvm
- BranchHintBit
: llvm::PPC
- BranchNormal
: llvm::SystemZII
- BranchRelaxationPassID
: llvm
- BranchType
: llvm::SystemZII
- BRcc
: llvm::ARCISD
- BRCOND
: llvm::AArch64ISD
, llvm::ARMISD
, llvm::AVRISD
, llvm::ISD
, llvm::X86ISD
- BRCondCode
: llvm::ARCCC
- breadth_first()
: llvm
- BreakCriticalEdgesID
: llvm
- BREQ
: llvm::ARCCC
- BRFCC
: llvm::SPISD
- BrFrm
: llvm::ARMII
- BRGE
: llvm::ARCCC
- BRHS
: llvm::ARCCC
- BRICC
: llvm::SPISD
- BRIND
: llvm::ISD
- BRLO
: llvm::ARCCC
- BRLT
: llvm::ARCCC
- BrMiscFrm
: llvm::ARMII
- BRNE
: llvm::ARCCC
- BRXCC
: llvm::SPISD
- BSF
: llvm::X86ISD
- BSF_Append
: llvm
- BSF_None
: llvm
- BSF_Write
: llvm
- BSL
: llvm::AArch64ISD
- BSR
: llvm::X86ISD
- bswap
: llvm::Intrinsic
- BSWAP
: llvm::ISD
- BT
: llvm::X86ISD
- BTFArraySize
: llvm::BTF
- BTFEnumSize
: llvm::BTF
- BTFMemberSize
: llvm::BTF
- BTFParamSize
: llvm::BTF
- BUFFER_ATOMIC_ADD
: llvm::AMDGPUISD
- BUFFER_ATOMIC_AND
: llvm::AMDGPUISD
- BUFFER_ATOMIC_CMPSWAP
: llvm::AMDGPUISD
- BUFFER_ATOMIC_OR
: llvm::AMDGPUISD
- BUFFER_ATOMIC_SMAX
: llvm::AMDGPUISD
- BUFFER_ATOMIC_SMIN
: llvm::AMDGPUISD
- BUFFER_ATOMIC_SUB
: llvm::AMDGPUISD
- BUFFER_ATOMIC_SWAP
: llvm::AMDGPUISD
- BUFFER_ATOMIC_UMAX
: llvm::AMDGPUISD
- BUFFER_ATOMIC_UMIN
: llvm::AMDGPUISD
- BUFFER_ATOMIC_XOR
: llvm::AMDGPUISD
- BUFFER_LOAD
: llvm::AMDGPUISD
- BUFFER_LOAD_FORMAT
: llvm::AMDGPUISD
- BUFFER_LOAD_FORMAT_D16
: llvm::AMDGPUISD
- BUFFER_STORE
: llvm::AMDGPUISD
- BUFFER_STORE_FORMAT
: llvm::AMDGPUISD
- BUFFER_STORE_FORMAT_D16
: llvm::AMDGPUISD
- BufferUsageEntry
: llvm::mca
- build()
: llvm::irsymtab
- build_format_adapter()
: llvm::detail
- BUILD_FP128
: llvm::PPCISD
- BUILD_PAIR
: llvm::ISD
- BUILD_VECTOR
: llvm::ARMISD
, llvm::ISD
- BUILD_VERTICAL_VECTOR
: llvm::AMDGPUISD
- buildCoroutineFrame()
: llvm::coro
- buildDbgValueForSpill()
: llvm
- BuildMI()
: llvm
- buildModuleSummaryIndex()
: llvm
- BuildPairF64
: llvm::MipsISD
, llvm::RISCVISD
- buildSimpleReexportsAliasMap()
: llvm::orc
- BUILTIN_OP_END
: llvm::ISD
- BumpPtrAllocator
: llvm
- BumpPtrList
: llvm
- bundleInstructions()
: llvm::HexagonMCInstrInfo
- bundleInstructionsOffset
: llvm::HexagonMCInstrInfo
- bundleSize()
: llvm::HexagonMCInstrInfo
- BuryPointer()
: llvm
- BWH_CPUTypeField
: llvm
- BWH_HeaderSize
: llvm
- BWH_MagicField
: llvm
- BWH_OffsetField
: llvm
- BWH_SizeField
: llvm
- BWH_VersionField
: llvm
- BX_DI
: llvm::X86
- BX_SI
: llvm::X86
- bypassSlowDivision()
: llvm
- BYTE_0
: llvm::AMDGPU::SDWA
- BYTE_1
: llvm::AMDGPU::SDWA
- BYTE_2
: llvm::AMDGPU::SDWA
- BYTE_3
: llvm::AMDGPU::SDWA
- BYTE_MASK
: llvm::SystemZISD
- byte_swap()
: llvm::support::endian
- ByteAccess
: llvm::HexagonII
- ByteAlignment
: llvm::LCOMM
- byteReader_t
: llvm::X86Disassembler
- bytesToBlocks()
: llvm::msf
- ByteSwap_16()
: llvm
- ByteSwap_32()
: llvm
- ByteSwap_64()
: llvm
- BZHI
: llvm::X86ISD