LLVM
8.0.1
- t -
T2EE_use :
llvm::ARMBuildAttrs
T8 :
llvm::X86II
TA :
llvm::X86II
Tag_GNU_MIPS_ABI_FP :
llvm::Mips
Tag_GNU_MIPS_ABI_MSA :
llvm::Mips
TAIL :
llvm::RISCVISD
TailCall :
llvm::MipsISD
TakenMask :
llvm::HexagonII
TakenPos :
llvm::HexagonII
TargetBlockAddress :
llvm::ISD
TargetConstant :
llvm::ISD
TargetConstantFP :
llvm::ISD
TargetConstantPool :
llvm::ISD
targetExhausted :
llvm
TargetExternalSymbol :
llvm::ISD
TargetFrameIndex :
llvm::ISD
TargetGlobalAddress :
llvm::ISD
TargetGlobalTLSAddress :
llvm::ISD
TargetIndex :
llvm::ISD
TargetJumpTable :
llvm::ISD
TB :
llvm::X86II
TB_ALIGN_16 :
llvm
TB_ALIGN_32 :
llvm
TB_ALIGN_64 :
llvm
TB_ALIGN_MASK :
llvm
TB_ALIGN_NONE :
llvm
TB_ALIGN_SHIFT :
llvm
TB_FOLDED_LOAD :
llvm
TB_FOLDED_STORE :
llvm
TB_INDEX_0 :
llvm
TB_INDEX_1 :
llvm
TB_INDEX_2 :
llvm
TB_INDEX_3 :
llvm
TB_INDEX_4 :
llvm
TB_INDEX_MASK :
llvm
TB_NO_FORWARD :
llvm
TB_NO_REVERSE :
llvm
TBEGIN :
llvm::SystemZISD
TBEGIN_NOFLOAT :
llvm::SystemZISD
TBNZ :
llvm::AArch64ISD
TBUFFER_LOAD_FORMAT :
llvm::AMDGPUISD
TBUFFER_LOAD_FORMAT_D16 :
llvm::AMDGPUISD
TBUFFER_STORE_FORMAT :
llvm::AMDGPUISD
TBUFFER_STORE_FORMAT_D16 :
llvm::AMDGPUISD
TBUFFER_STORE_FORMAT_X3 :
llvm::AMDGPUISD
TBZ :
llvm::AArch64ISD
TC_RETURN :
llvm::AArch64ISD
,
llvm::AMDGPUISD
,
llvm::ARMISD
,
llvm::HexagonISD
,
llvm::PPCISD
,
llvm::X86ISD
TDC :
llvm::SystemZISD
TEND :
llvm::SystemZISD
Terminator :
llvm::MCID
TESTP :
llvm::X86ISD
TEX :
R600_InstFlag
Tex1DArrayFloatFloat :
llvm::NVPTXISD
Tex1DArrayFloatFloatGrad :
llvm::NVPTXISD
Tex1DArrayFloatFloatLevel :
llvm::NVPTXISD
Tex1DArrayFloatS32 :
llvm::NVPTXISD
Tex1DArrayS32Float :
llvm::NVPTXISD
Tex1DArrayS32FloatGrad :
llvm::NVPTXISD
Tex1DArrayS32FloatLevel :
llvm::NVPTXISD
Tex1DArrayS32S32 :
llvm::NVPTXISD
Tex1DArrayU32Float :
llvm::NVPTXISD
Tex1DArrayU32FloatGrad :
llvm::NVPTXISD
Tex1DArrayU32FloatLevel :
llvm::NVPTXISD
Tex1DArrayU32S32 :
llvm::NVPTXISD
Tex1DFloatFloat :
llvm::NVPTXISD
Tex1DFloatFloatGrad :
llvm::NVPTXISD
Tex1DFloatFloatLevel :
llvm::NVPTXISD
Tex1DFloatS32 :
llvm::NVPTXISD
Tex1DS32Float :
llvm::NVPTXISD
Tex1DS32FloatGrad :
llvm::NVPTXISD
Tex1DS32FloatLevel :
llvm::NVPTXISD
Tex1DS32S32 :
llvm::NVPTXISD
Tex1DU32Float :
llvm::NVPTXISD
Tex1DU32FloatGrad :
llvm::NVPTXISD
Tex1DU32FloatLevel :
llvm::NVPTXISD
Tex1DU32S32 :
llvm::NVPTXISD
Tex2DArrayFloatFloat :
llvm::NVPTXISD
Tex2DArrayFloatFloatGrad :
llvm::NVPTXISD
Tex2DArrayFloatFloatLevel :
llvm::NVPTXISD
Tex2DArrayFloatS32 :
llvm::NVPTXISD
Tex2DArrayS32Float :
llvm::NVPTXISD
Tex2DArrayS32FloatGrad :
llvm::NVPTXISD
Tex2DArrayS32FloatLevel :
llvm::NVPTXISD
Tex2DArrayS32S32 :
llvm::NVPTXISD
Tex2DArrayU32Float :
llvm::NVPTXISD
Tex2DArrayU32FloatGrad :
llvm::NVPTXISD
Tex2DArrayU32FloatLevel :
llvm::NVPTXISD
Tex2DArrayU32S32 :
llvm::NVPTXISD
Tex2DFloatFloat :
llvm::NVPTXISD
Tex2DFloatFloatGrad :
llvm::NVPTXISD
Tex2DFloatFloatLevel :
llvm::NVPTXISD
Tex2DFloatS32 :
llvm::NVPTXISD
Tex2DS32Float :
llvm::NVPTXISD
Tex2DS32FloatGrad :
llvm::NVPTXISD
Tex2DS32FloatLevel :
llvm::NVPTXISD
Tex2DS32S32 :
llvm::NVPTXISD
Tex2DU32Float :
llvm::NVPTXISD
Tex2DU32FloatGrad :
llvm::NVPTXISD
Tex2DU32FloatLevel :
llvm::NVPTXISD
Tex2DU32S32 :
llvm::NVPTXISD
Tex3DFloatFloat :
llvm::NVPTXISD
Tex3DFloatFloatGrad :
llvm::NVPTXISD
Tex3DFloatFloatLevel :
llvm::NVPTXISD
Tex3DFloatS32 :
llvm::NVPTXISD
Tex3DS32Float :
llvm::NVPTXISD
Tex3DS32FloatGrad :
llvm::NVPTXISD
Tex3DS32FloatLevel :
llvm::NVPTXISD
Tex3DS32S32 :
llvm::NVPTXISD
Tex3DU32Float :
llvm::NVPTXISD
Tex3DU32FloatGrad :
llvm::NVPTXISD
Tex3DU32FloatLevel :
llvm::NVPTXISD
Tex3DU32S32 :
llvm::NVPTXISD
TEX_INST :
R600_InstFlag
TexCubeArrayFloatFloat :
llvm::NVPTXISD
TexCubeArrayFloatFloatLevel :
llvm::NVPTXISD
TexCubeArrayS32Float :
llvm::NVPTXISD
TexCubeArrayS32FloatLevel :
llvm::NVPTXISD
TexCubeArrayU32Float :
llvm::NVPTXISD
TexCubeArrayU32FloatLevel :
llvm::NVPTXISD
TexCubeFloatFloat :
llvm::NVPTXISD
TexCubeFloatFloatLevel :
llvm::NVPTXISD
TexCubeS32Float :
llvm::NVPTXISD
TexCubeS32FloatLevel :
llvm::NVPTXISD
TexCubeU32Float :
llvm::NVPTXISD
TexCubeU32FloatLevel :
llvm::NVPTXISD
TEXTURE_FETCH :
llvm::AMDGPUISD
TexUnified1DArrayFloatFloat :
llvm::NVPTXISD
TexUnified1DArrayFloatFloatGrad :
llvm::NVPTXISD
TexUnified1DArrayFloatFloatLevel :
llvm::NVPTXISD
TexUnified1DArrayFloatS32 :
llvm::NVPTXISD
TexUnified1DArrayS32Float :
llvm::NVPTXISD
TexUnified1DArrayS32FloatGrad :
llvm::NVPTXISD
TexUnified1DArrayS32FloatLevel :
llvm::NVPTXISD
TexUnified1DArrayS32S32 :
llvm::NVPTXISD
TexUnified1DArrayU32Float :
llvm::NVPTXISD
TexUnified1DArrayU32FloatGrad :
llvm::NVPTXISD
TexUnified1DArrayU32FloatLevel :
llvm::NVPTXISD
TexUnified1DArrayU32S32 :
llvm::NVPTXISD
TexUnified1DFloatFloat :
llvm::NVPTXISD
TexUnified1DFloatFloatGrad :
llvm::NVPTXISD
TexUnified1DFloatFloatLevel :
llvm::NVPTXISD
TexUnified1DFloatS32 :
llvm::NVPTXISD
TexUnified1DS32Float :
llvm::NVPTXISD
TexUnified1DS32FloatGrad :
llvm::NVPTXISD
TexUnified1DS32FloatLevel :
llvm::NVPTXISD
TexUnified1DS32S32 :
llvm::NVPTXISD
TexUnified1DU32Float :
llvm::NVPTXISD
TexUnified1DU32FloatGrad :
llvm::NVPTXISD
TexUnified1DU32FloatLevel :
llvm::NVPTXISD
TexUnified1DU32S32 :
llvm::NVPTXISD
TexUnified2DArrayFloatFloat :
llvm::NVPTXISD
TexUnified2DArrayFloatFloatGrad :
llvm::NVPTXISD
TexUnified2DArrayFloatFloatLevel :
llvm::NVPTXISD
TexUnified2DArrayFloatS32 :
llvm::NVPTXISD
TexUnified2DArrayS32Float :
llvm::NVPTXISD
TexUnified2DArrayS32FloatGrad :
llvm::NVPTXISD
TexUnified2DArrayS32FloatLevel :
llvm::NVPTXISD
TexUnified2DArrayS32S32 :
llvm::NVPTXISD
TexUnified2DArrayU32Float :
llvm::NVPTXISD
TexUnified2DArrayU32FloatGrad :
llvm::NVPTXISD
TexUnified2DArrayU32FloatLevel :
llvm::NVPTXISD
TexUnified2DArrayU32S32 :
llvm::NVPTXISD
TexUnified2DFloatFloat :
llvm::NVPTXISD
TexUnified2DFloatFloatGrad :
llvm::NVPTXISD
TexUnified2DFloatFloatLevel :
llvm::NVPTXISD
TexUnified2DFloatS32 :
llvm::NVPTXISD
TexUnified2DS32Float :
llvm::NVPTXISD
TexUnified2DS32FloatGrad :
llvm::NVPTXISD
TexUnified2DS32FloatLevel :
llvm::NVPTXISD
TexUnified2DS32S32 :
llvm::NVPTXISD
TexUnified2DU32Float :
llvm::NVPTXISD
TexUnified2DU32FloatGrad :
llvm::NVPTXISD
TexUnified2DU32FloatLevel :
llvm::NVPTXISD
TexUnified2DU32S32 :
llvm::NVPTXISD
TexUnified3DFloatFloat :
llvm::NVPTXISD
TexUnified3DFloatFloatGrad :
llvm::NVPTXISD
TexUnified3DFloatFloatLevel :
llvm::NVPTXISD
TexUnified3DFloatS32 :
llvm::NVPTXISD
TexUnified3DS32Float :
llvm::NVPTXISD
TexUnified3DS32FloatGrad :
llvm::NVPTXISD
TexUnified3DS32FloatLevel :
llvm::NVPTXISD
TexUnified3DS32S32 :
llvm::NVPTXISD
TexUnified3DU32Float :
llvm::NVPTXISD
TexUnified3DU32FloatGrad :
llvm::NVPTXISD
TexUnified3DU32FloatLevel :
llvm::NVPTXISD
TexUnified3DU32S32 :
llvm::NVPTXISD
TexUnifiedCubeArrayFloatFloat :
llvm::NVPTXISD
TexUnifiedCubeArrayFloatFloatLevel :
llvm::NVPTXISD
TexUnifiedCubeArrayS32Float :
llvm::NVPTXISD
TexUnifiedCubeArrayS32FloatLevel :
llvm::NVPTXISD
TexUnifiedCubeArrayU32Float :
llvm::NVPTXISD
TexUnifiedCubeArrayU32FloatLevel :
llvm::NVPTXISD
TexUnifiedCubeFloatFloat :
llvm::NVPTXISD
TexUnifiedCubeFloatFloatLevel :
llvm::NVPTXISD
TexUnifiedCubeS32Float :
llvm::NVPTXISD
TexUnifiedCubeS32FloatLevel :
llvm::NVPTXISD
TexUnifiedCubeU32Float :
llvm::NVPTXISD
TexUnifiedCubeU32FloatLevel :
llvm::NVPTXISD
TF_LONG_BRANCH_BACKWARD :
llvm::AMDGPU
TF_LONG_BRANCH_FORWARD :
llvm::AMDGPU
THREAD_POINTER :
llvm::AArch64ISD
,
llvm::ARMISD
thread_pointer :
llvm::Intrinsic
ThreadPointer :
llvm::MipsISD
THREEBYTE_38 :
llvm::X86Disassembler
THREEBYTE_3A :
llvm::X86Disassembler
ThreeDNow :
llvm::X86II
THREEDNOW_MAP :
llvm::X86Disassembler
THUMB_ISA_use :
llvm::ARMBuildAttrs
ThumbArithFlagSetting :
llvm::ARMII
ThumbFrm :
llvm::ARMII
TI_CONSTDATA_START :
llvm::AMDGPU
TI_SCRATCH_RSRC_DWORD0 :
llvm::AMDGPU
TI_SCRATCH_RSRC_DWORD1 :
llvm::AMDGPU
TI_SCRATCH_RSRC_DWORD2 :
llvm::AMDGPU
TI_SCRATCH_RSRC_DWORD3 :
llvm::AMDGPU
TIED_TO :
llvm::MCOI
Tiny :
llvm::CodeModel
Tld4A2DFloatFloat :
llvm::NVPTXISD
Tld4A2DS64Float :
llvm::NVPTXISD
Tld4A2DU64Float :
llvm::NVPTXISD
Tld4B2DFloatFloat :
llvm::NVPTXISD
Tld4B2DS64Float :
llvm::NVPTXISD
Tld4B2DU64Float :
llvm::NVPTXISD
Tld4G2DFloatFloat :
llvm::NVPTXISD
Tld4G2DS64Float :
llvm::NVPTXISD
Tld4G2DU64Float :
llvm::NVPTXISD
Tld4R2DFloatFloat :
llvm::NVPTXISD
Tld4R2DS64Float :
llvm::NVPTXISD
Tld4R2DU64Float :
llvm::NVPTXISD
Tld4UnifiedA2DFloatFloat :
llvm::NVPTXISD
Tld4UnifiedA2DS64Float :
llvm::NVPTXISD
Tld4UnifiedA2DU64Float :
llvm::NVPTXISD
Tld4UnifiedB2DFloatFloat :
llvm::NVPTXISD
Tld4UnifiedB2DS64Float :
llvm::NVPTXISD
Tld4UnifiedB2DU64Float :
llvm::NVPTXISD
Tld4UnifiedG2DFloatFloat :
llvm::NVPTXISD
Tld4UnifiedG2DS64Float :
llvm::NVPTXISD
Tld4UnifiedG2DU64Float :
llvm::NVPTXISD
Tld4UnifiedR2DFloatFloat :
llvm::NVPTXISD
Tld4UnifiedR2DS64Float :
llvm::NVPTXISD
Tld4UnifiedR2DU64Float :
llvm::NVPTXISD
TLS_ADD :
llvm::SPISD
TLS_CALL :
llvm::SPISD
TLS_GDCALL :
llvm::SystemZISD
TLS_LD :
llvm::SPISD
TLS_LDCALL :
llvm::SystemZISD
TLS_TABLE :
llvm::COFF
TLSADDR :
llvm::X86ISD
TLSBASEADDR :
llvm::X86ISD
TLSCALL :
llvm::X86ISD
TLSDESC_CALLSEQ :
llvm::AArch64ISD
TLSGD :
llvm::ARMCP
,
llvm::SystemZCP
TlsHi :
llvm::MipsISD
TLSLDM :
llvm::SystemZCP
TM :
llvm::SystemZISD
TM_Disable :
llvm
TM_Enable :
llvm
TM_Force :
llvm
TM_ForcedByUser :
llvm
TM_SuppressedByUser :
llvm
TM_Unspecified :
llvm
TO_NEAREST_INT :
llvm::X86
TO_NEG_INF :
llvm::X86
TO_POS_INF :
llvm::X86
TO_ZERO :
llvm::X86
TOC_ENTRY :
llvm::PPCISD
TokenFactor :
llvm::ISD
TOOL_CLANG :
llvm::MachO
TOOL_LD :
llvm::MachO
TOOL_SWIFT :
llvm::MachO
ToolChainFPPCS :
llvm::ARMBuildAttrs
TPAUSE :
llvm::X86ISD
TPOFF :
llvm::ARMCP
TRANS_ONLY :
R600_InstFlag
TRAP :
llvm::AMDGPUISD
trap :
llvm::Intrinsic
TRAP :
llvm::ISD
Trap :
llvm::MCID
TRAP_NUM_SGPRS :
llvm::AMDGPU::IsaInfo
TRIG :
R600_InstFlag
TRIG_PREOP :
llvm::AMDGPUISD
TRN1 :
llvm::AArch64ISD
TRN2 :
llvm::AArch64ISD
trunc :
llvm::Intrinsic
TRUNCATE :
llvm::ISD
TRUNCATE_TO_MEM_VI16 :
llvm
TRUNCATE_TO_MEM_VI32 :
llvm
TRUNCATE_TO_MEM_VI8 :
llvm
TRUNCATE_TO_REG :
llvm
TruncIntFP :
llvm::MipsISD
TST :
llvm::AVRISD
TSTBIT :
llvm::HexagonISD
TTMP_GFX9_MAX :
llvm::AMDGPU::EncValues
TTMP_GFX9_MIN :
llvm::AMDGPU::EncValues
TTMP_VI_MAX :
llvm::AMDGPU::EncValues
TTMP_VI_MIN :
llvm::AMDGPU::EncValues
TwoArgFP :
llvm::X86II
TWOBYTE :
llvm::X86Disassembler
TWOPI :
llvm::GraphProgram
Type :
llvm::lltok
TYPE_BLOCK_ID_NEW :
llvm::bitc
type_checked_load :
llvm::Intrinsic
TYPE_CODE_ARRAY :
llvm::bitc
TYPE_CODE_DOUBLE :
llvm::bitc
TYPE_CODE_FLOAT :
llvm::bitc
TYPE_CODE_FP128 :
llvm::bitc
TYPE_CODE_FUNCTION :
llvm::bitc
TYPE_CODE_FUNCTION_OLD :
llvm::bitc
TYPE_CODE_HALF :
llvm::bitc
TYPE_CODE_INTEGER :
llvm::bitc
TYPE_CODE_LABEL :
llvm::bitc
TYPE_CODE_METADATA :
llvm::bitc
TYPE_CODE_NUMENTRY :
llvm::bitc
TYPE_CODE_OPAQUE :
llvm::bitc
TYPE_CODE_POINTER :
llvm::bitc
TYPE_CODE_PPC_FP128 :
llvm::bitc
TYPE_CODE_STRUCT_ANON :
llvm::bitc
TYPE_CODE_STRUCT_NAME :
llvm::bitc
TYPE_CODE_STRUCT_NAMED :
llvm::bitc
TYPE_CODE_TOKEN :
llvm::bitc
TYPE_CODE_VECTOR :
llvm::bitc
TYPE_CODE_VOID :
llvm::bitc
TYPE_CODE_X86_FP80 :
llvm::bitc
TYPE_CODE_X86_MMX :
llvm::bitc
TYPE_EVEX :
llvm::X86Disassembler
TYPE_max :
llvm::X86Disassembler
TYPE_NO_VEX_XOP :
llvm::X86Disassembler
TYPE_RECORD :
llvm::codeview
TYPE_RECORD_ALIAS :
llvm::codeview
type_test :
llvm::Intrinsic
TYPE_VEX_2B :
llvm::X86Disassembler
TYPE_VEX_3B :
llvm::X86Disassembler
TYPE_XOP :
llvm::X86Disassembler
TypeALU32_2op :
llvm::HexagonII
TypeALU32_3op :
llvm::HexagonII
TypeALU32_ADDI :
llvm::HexagonII
TypeALU64 :
llvm::HexagonII
TYPECAST :
llvm::HexagonISD
TypeCJ :
llvm::HexagonII
TypeCOPROC_VX :
llvm::HexagonII
TypeCR :
llvm::HexagonII
TypeCVI_4SLOT_MPY :
llvm::HexagonII
TypeCVI_GATHER :
llvm::HexagonII
TypeCVI_GATHER_RST :
llvm::HexagonII
TypeCVI_HIST :
llvm::HexagonII
TypeCVI_SCATTER :
llvm::HexagonII
TypeCVI_SCATTER_DV :
llvm::HexagonII
TypeCVI_SCATTER_NEW_RST :
llvm::HexagonII
TypeCVI_SCATTER_NEW_ST :
llvm::HexagonII
TypeCVI_SCATTER_RST :
llvm::HexagonII
TypeCVI_VA :
llvm::HexagonII
TypeCVI_VA_DV :
llvm::HexagonII
TypeCVI_VINLANESAT :
llvm::HexagonII
TypeCVI_VM_LD :
llvm::HexagonII
TypeCVI_VM_NEW_ST :
llvm::HexagonII
TypeCVI_VM_ST :
llvm::HexagonII
TypeCVI_VM_STU :
llvm::HexagonII
TypeCVI_VM_TMP_LD :
llvm::HexagonII
TypeCVI_VM_VP_LDU :
llvm::HexagonII
TypeCVI_VP :
llvm::HexagonII
TypeCVI_VP_VS :
llvm::HexagonII
TypeCVI_VS :
llvm::HexagonII
TypeCVI_VS_VX :
llvm::HexagonII
TypeCVI_VX :
llvm::HexagonII
TypeCVI_VX_DV :
llvm::HexagonII
TypeCVI_VX_LATE :
llvm::HexagonII
TypeCVI_ZW :
llvm::HexagonII
TypeDUPLEX :
llvm::HexagonII
TypeENDLOOP :
llvm::HexagonII
TypeEXTENDER :
llvm::HexagonII
TypeJ :
llvm::HexagonII
TypeLD :
llvm::HexagonII
TypeM :
llvm::HexagonII
TypeMAPPING :
llvm::HexagonII
TypeMask :
llvm::HexagonII
TypeNCJ :
llvm::HexagonII
TypePos :
llvm::HexagonII
TypePSEUDO :
llvm::HexagonII
TypeS_2op :
llvm::HexagonII
TypeS_3op :
llvm::HexagonII
TypeST :
llvm::HexagonII
TypeSUBINSN :
llvm::HexagonII
TypeV2LDST :
llvm::HexagonII
TypeV4LDST :
llvm::HexagonII
Generated on Sun Dec 20 2020 14:15:05 for LLVM by
1.8.13